Cadence數位與客製/類比工具通過台積電認證
益華電腦(Cadence Design Systems, Inc.)宣布,數位與客製/類比工具軟體通過台積電10奈米FinFET製程技術的設計參考手冊(Design Rule Manual;DRM)與SPICE模型認證。Cadence客製/類比和數位設計實現與signoff工具已獲台積電高效能參考設計認證,能夠為客戶提供在10奈米FinFET製程上最快速的設計收斂。工具軟體包括:Encounter數位設計實現系統與Innovus設計實現系統、Tempus時序Signoff解決方案、Voltus-Fi客製電源完整性解決方案、Quantus QRC寄生參數擷取解決方案、Virtuoso客製IC先進製程平台、Spectre模擬平台等。Cadence表示,Encounter數位設計實現系統提供16奈米與10奈米製程的關鍵技術,並支援平面規劃、佈局與繞線,具備完善整合的顏色/腳位存取/變異性感知的時序收斂、時脈樹與功耗最佳化。且與台積電也合作進行Cadence新發表的Innovus設計實現系統認證,預計於2015年4月底完成16FF+ V1.0認證,進一步於6月底完成10奈米認證。此外,台積電的10奈米認證單元庫也是運用Cadence Virtuoso Liberate特性分析解決方案與Spectre電路模擬器所建立的。Cadence資深副總裁兼EDA策略長徐季平博士表示,客戶能夠開始運用10奈米FinFET解決方案,克服設計複雜性且更快速上市,而且已經在早期採用的客戶身上看到成功的例子。台積電與Cadence的長期合作為矽晶技術帶來持續進步,在最新製程技術的基礎上不斷地創新。